تعمیر کامپیوتر در اصفهان خدمتی که به روز در شرکت اصفهان تی وی رایانه
تعمیر کامپیوتر در اصفهان
این کار به روشی برای اسکلت سازی تصویر دیجیتالی تصویر دو بعدی و اجرای آن بر روی FPGA مربوط می شود. این کار از تعدادی مرحله برای نمایش تصویر اسکلت شده تصویر ورودی داده شده استفاده می کند. زمان مورد نیاز برای اجرای الگوریتم پیشنهادی برای تصویر 8 8 بر روی سخت افزار قابل تنظیم مجدد FPGA 4.815 ns، حداکثر خروجی زمان مورد نیاز پس از ساعت: 4.075 ns، حداکثر فرکانس: 207.684 مگاهرتز، حداقل زمان ورود ورودی قبل از ساعت: 2.24 ثانیه است. این مشخصات در برد FPGA Vertex 5 استفاده می شود. برخی از نتایج بلوک ها در زیر نشان داده شده است. برای ذخیره مقادیر 64 پیکسلی، آدرس های مورد نیاز توسط سیگنال کنترل آدرسW تولید می شوند. با کمک آدرسR کنترل سیگنال داده ها از حافظه همانطور که در نشان داده شده است خوانده می شود. دو چرخه ساعت اضافی برای تولید داده های خروجی پس از ذخیره داده ها در حافظه مورد نیاز است. این دو چرخه برای همگام سازی سخت افزاری هستند. نمودار زمان بندی کنترل کننده اصلی در نشان داده شده است. کنترل کننده اصلی 151 سیگنال کنترلی را تولید می کند همانطور که در نشان داده شده است. به صورت y نشان داده شده است [150: 0]. نمودار زمانبندی کنترلکننده شمارش خواندن نشان داده شده است. آدرسهایی که دادهها از آنها انتخاب میشوند توسط کنترلکننده تعداد خواندن تعیین میشوند. آدرسهای ردیف اول نشان میدهند که 0، 1، 2، 8، 9، 10، 16، 17 و 18 آدرسهایی هستند که مقادیر پیکسل از آنها انتخاب شده و در RAM اول برای پردازش بیشتر ذخیره میشوند. به همین ترتیب، مقادیر پیکسل از آدرسهای 1، 2، 3، 9، 10، 11، 17، 18 و 19 انتخاب و در رم دوم ذخیره میشوند. پیکسل مقادیر از آدرس های 45، 46، 47، 53، 54، 55، 61، 62 و 63 انتخاب شده و در رم سی و ششم ذخیره می شوند. آدرس های مورد نیاز توسط کنترل کننده تعداد خوانده شده تولید می شود. شکل موج زمانبندی کنترلکننده شمارش نوشتن نشان داده شده است. کنترلکننده شمارش نوشتن 64 چرخه ساعت برای نوشتن مقادیر 64 پیکسل در حافظه روی تراشه ایجاد میکند. شکل موج زمان بندی رم در داخل نشان داده شده است. با کمک شمارنده، مقادیر 9 پیکسل خوانده شده و در رم ذخیره می شود. برای فعال کردن RAM برای ذخیره داده ها، write_enable و ram_enable باید فعال شوند. شکل موج زمان بندی مقادیر خروجی کل معماری را نشان می دهد. نشان می دهد که تا زمانی که تمام دریچه های پیکسل ورودی خوانده شوند، خروجی صفر است. تعمیر کامپیوتر در اصفهان
- ۰۰/۰۸/۲۴